Lattice Semiconductor Corporation
flow-image

CONCEPTION PRATIQUE D’UN CPLD FAIBLE PUISSANCE

Ce document est publié par Lattice Semiconductor Corporation

Tout ingénieur impliqué dans le domaine des produits portables ou portatifs sait que la minimisation de la consommation électrique constitue une exigence absolue des conceptions actuelles. Mais seuls les vétérans connaissent les détails subtils, quoiqu’importants, capables d’allonger la durée de vie utile de la batterie d’un système jusqu’à son maximum.

Dans cet article, Lattice Semiconductor met l’accent sur la manière dont ces experts chevronnés utilisent les dispositifs logiques programmables complexes (DLPC) pour tirer tous les derniers microwatts des sous-systèmes d’E/S de leurs conceptions intégrées.

Téléchargez pour en savoir plus.

Télécharger maintenant

box-icon-download

*champs obligatoires

Please agree to the conditions

En faisant appel à cette ressource, vous acceptez nos conditions d'utilisation. Toutes les données sont protégées par notre politique de confidentialité. Si vous avez d'autres questions, n’hesitez pas à envoyez un email à: dataprotection@headleymedia.com .

Catégories apparentées Composants, Intégré, Industriel, Énergie, résistances, commutateurs, Relais, écrans, Batteries, Processeurs